[Feature]Upload Modem source code

Change-Id: Id4294f30faced84d3e6fd6d5e61e1111bf287a37
diff --git a/mcu/custom/driver/drv/Drv_Tool/MT6270A.fig b/mcu/custom/driver/drv/Drv_Tool/MT6270A.fig
new file mode 100644
index 0000000..31a2931
--- /dev/null
+++ b/mcu/custom/driver/drv/Drv_Tool/MT6270A.fig
@@ -0,0 +1,48 @@
+[Chip Type]

+Chip = MT6270A

+GPIO_Pull_Sel=1

+PMIC_Config=0

+

+[GPIO]

+GPIO0 = MODE0(GPIO0)		MODE1(EINT3)		    MODE2()		            MODE3()		    PU

+GPIO1 = MODE0(GPIO1)		MODE1(EINT2)		    MODE2()		            MODE3()		    PU

+GPIO2 = MODE0(GPIO2)		MODE1(TRACEPKT7)		MODE2(USB_DRVVBUS)		MODE3(DEBUG0)	PU	

+GPIO3 = MODE0(GPIO3)		MODE1(TRACEPKT6)		MODE2(CLKM0)		    MODE3(DEBUG1)	PU	

+GPIO4 = MODE0(GPIO4)		MODE1(TRACEPKT5)		MODE2(CLKM1)		    MODE3(DEBUG2)	PU	

+GPIO5 = MODE0(GPIO5)		MODE1(TRACEPKT4)		MODE2(CLKM2)		    MODE3(DEBUG3)	PU	

+GPIO6 = MODE0(GPIO6)		MODE1(TRACEPKT3)		MODE2(CLKM3)		    MODE3(DEBUG4)	PU	

+GPIO7 = MODE0(GPIO7)		MODE1(TRACEPKT2)		MODE2(CLKM4)		    MODE3(DEBUG5)	PU	

+GPIO8 = MODE0(GPIO8)		MODE1(TRACEPKT1)		MODE2(CLKM5)		    MODE3(DEBUG6)	PU	

+GPIO9 = MODE0(GPIO9)		MODE1(TRACEPKT0)		MODE2()		            MODE3(DEBUG7)	PU	

+GPIO10 = MODE0(GPIO10)		MODE1(FPGA_IRQ30_B)		MODE2(HSL_ETM_DATA15)	MODE3()		    PU

+GPIO11 = MODE0(GPIO11)		MODE1(FPGA_IRQ29_B)		MODE2(HSL_ETM_DATA14)	MODE3()		    PU

+GPIO12 = MODE0(GPIO12)		MODE1(FPGA_IRQ28_B)		MODE2(HSL_ETM_DATA13)	MODE3()		    PU

+GPIO13 = MODE0(GPIO13)		MODE1(FPGA_IRQ27_B)		MODE2(HSL_ETM_DATA12)	MODE3()		    PU

+GPIO14 = MODE0(GPIO14)		MODE1(FPGA_IRQ26_B)		MODE2(HSL_ETM_DATA11)	MODE3()		    PU

+GPIO15 = MODE0(GPIO15)		MODE1(FPGA_IRQ25_B)		MODE2(HSL_ETM_DATA10)	MODE3()		    PU

+GPIO16 = MODE0(GPIO16)		MODE1(FPGA_IRQ24_B)		MODE2(HSL_ETM_DATA9)	MODE3()		    PU

+GPIO17 = MODE0(GPIO17)		MODE1(FPGA_IRQ23_B)		MODE2(HSL_ETM_DATA8)	MODE3()		    PU

+GPIO18 = MODE0(GPIO18)		MODE1(FPGA_IRQ22_B)		MODE2(HSL_ETM_DATA7)	MODE3()		    PU

+GPIO19 = MODE0(GPIO19)		MODE1(FPGA_IRQ21_B)		MODE2(HSL_ETM_DATA6)	MODE3()		    PU

+GPIO20 = MODE0(GPIO20)		MODE1(FPGA_IRQ20_B)		MODE2(HSL_ETM_DATA5)	MODE3()		    PU

+GPIO21 = MODE0(GPIO21)		MODE1(FPGA_IRQ19_B)		MODE2(HSL_ETM_DATA4)	MODE3()		    PU

+GPIO22 = MODE0(GPIO22)		MODE1(FPGA_IRQ18_B)		MODE2(HSL_ETM_DATA3)	MODE3()		    PU

+GPIO23 = MODE0(GPIO23)		MODE1(FPGA_IRQ17_B)		MODE2(HSL_ETM_DATA2)	MODE3()		    PU

+GPIO24 = MODE0(GPIO24)		MODE1(FPGA_IRQ16_B)		MODE2(HSL_ETM_DATA1)	MODE3()		    PU

+GPIO25 = MODE0(GPIO25)		MODE1(FPGA_IRQ15_B)		MODE2(HSL_ETM_DATA0)	MODE3()		    PU

+GPIO26 = MODE0(GPIO26)		MODE1(FPGA_IRQ14_B)		MODE2(HSL_ETM_CLKOUT)	MODE3()		    PU

+GPIO27 = MODE0(GPIO27)		MODE1(NCE1_B)		    MODE2(LPECS2_B)		    MODE3()		    PU

+

+

+[GPO]

+

+[EINT]

+EINT_COUNT=4

+EINT_DEBOUNCE_TIME_COUNT=4

+

+[ADC]

+ADC_COUNT=1

+

+[KEYPAD]

+KEY_ROW=8

+KEY_COLUMN=9